高速PCB设计原理和技术课件.ppt
《高速PCB设计原理和技术课件.ppt》由会员分享,可在线阅读,更多相关《高速PCB设计原理和技术课件.ppt(126页珍藏版)》请在三一办公上搜索。
1、史建华2009.8.13,高速PCB设计原理和技术,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,1,史建华高速PCB设计原理和技术 Philips and Ne,交流内容:,基本概念 信号完整性分析及解决方法 电源完整性分析及解决方法传输线理论及特征阻抗控制 反射理论及端接技术 PCB的叠层结构设计 电磁兼容设计 PCB设计仿真 高速电路设计经验分享,高速PCB设计原理和技术,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,2,交流内容:基本概念 高速PCB设计原理和技术 Phi
2、lips,基本概念 信号完整性分析及解决方法 电源完整性分析及解决方法传输线理论及特征阻抗控制 反射理论及端接技术 PCB的叠层结构设计 电磁兼容设计 PCB设计仿真 高速电路设计经验分享,高速PCB设计原理和技术,交流内容:,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,3,基本概念 高速PCB设计原理和技术交流内容:Philips,基本概念,串扰(crosstalk)电磁兼容(EMC)反射(Reflection)过冲(Overshoot)和下冲(Undershoot)时钟偏移(Clock Skew)和时钟抖动(Clock Jitte
3、r)建立时间(Setup Time)和保持时间(Hold Time)建立时间裕量(Setup Margin)和保持时间裕量(Hold Margin)地电平面反弹噪声和回流噪声介电常数(r)传输速率,高速PCB设计原理和技术,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,4,基本概念串扰(crosstalk)高速PCB设计原理和技术P,串扰(crosstalk)及后果: 串扰是指两个不同的电性能网络之间的相互作用。产生串扰(crosstalk)的一方被称作Aggressor,而收到干扰的一方被称作Victim。通常,一个网络既是Aggre
4、ssor(入侵者),又是Victim(受害者)。串扰会导致误触发。串扰产生的原因: 串扰是由同一个PCB板上的两条信号线之间互容和互感的容性耦合和感性耦合引起线上的噪声。容性耦合引发耦合电流,而感性耦合引发耦合电压。影响串扰的因素: PCB板层的参数(厚度,介电常数)等、信号线间距、线端接方式等 。,高速PCB设计原理和技术,串扰只发生在Aggressor的上升或下降沿,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,5,串扰(crosstalk)及后果:高速PCB设计原理和技术串,高速PCB设计原理和技术,电磁兼容性(EMC)是指设备或
5、系统在其电磁环境中能正常工作且不对该环境中的任何事物构成不能承受的电磁骚扰的能力,它包括电磁干扰(EMI)和电磁抗干扰(EMS)两个方面。电磁骚扰(Electromagnetic Disturbance)是指任何可能引起装置、设备或系统性能降低或对生命或无生命物质产生损害作用的电磁现象。电磁干扰(EMI)是指由电磁骚扰引起的设备、传输通道或系统性能的下降,是电磁骚扰作用的结果,分为辐射干扰(RE)、传导干扰(CE)、PT(干扰功率测试)。传导耦合有三种藕合通路,分别为公共电源、公共地回路、信号线之间的近场感应;辐射耦合是通过空间电磁场进行的电磁耦合。电磁抗干扰(EMS)包括ESD(静电放电)、
6、RS(辐射耐受)、EFT/B(快速脉冲耐受)、Surge(雷击)和CS(传导耐受)。,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,6,高速PCB设计原理和技术电磁兼容性(EMC)是指设备或系统在,高速PCB设计原理和技术,反射(Reflection)及后果 反射就是在传输线上的回波(Echo)。信号功率(电压和电流)传输到线上并达到负载处,但是有一部分可能会被反射。反射会产生振铃现象反射产生的条件: 如果负载和传输线具有不相同的阻抗(Impedance),反射就会发生。如果负载阻抗大于源阻抗,反射电压为正;如果负载阻抗小于源阻抗,反射
7、电压为负。影响反射的因素: 布线的几何形状、不正确的线端接、经过连接器的传输、电源平面的不连续等因素的变化均会导致此类反射。,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,7,高速PCB设计原理和技术反射(Reflection)及后果P,高速PCB设计原理和技术,过冲(Overshoot): 过冲是指超过设定电压的第一个峰值或谷值。对于上升沿(Ring Edge)而言,过冲是指最高电压;对于下降沿(fall Edge)而言,过冲是指最低电压。下冲(Undershoot): 下冲是指下一个谷值或峰值。,过冲和下冲的后果: 过分的过冲能够引
8、起保护二极管工作,导致其过早地失效;过分的下冲能够引起假的时钟或数据错误(误操作)。,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,8,高速PCB设计原理和技术过冲(Overshoot):过冲和下,高速PCB设计原理和技术,时钟偏移(Clock Skew): 时钟偏移(Skew)是指不同的接收设备接收到同一时钟驱动输出之间的时间差。对于参考时钟而言,时钟偏移有正延时和负延时之分。时钟偏移的后果: 时钟偏移可引起有效时钟周期的减小。产生的原因: 1)由不同时钟路径的延时或驱动器件不同驱动门之间的时差所造成; 2)由于接收端之间的阈值不同、
9、负载电容不同、以及信号质量的差异所造成。,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,9,高速PCB设计原理和技术时钟偏移(Clock Skew):P,时钟抖动(Clock Jitter): 时钟抖动(Jitter)是指由每一个时钟周期之间的不稳定性引起的相位抖动,该物理量可以用单个周期中最大的周期抖动与理想周期的差值表示。谱仪的40MHz时钟相位抖动应不大于0.2ns 。时钟抖动的表现形式: 1)时钟占空比随机变化; 2)时钟信号在时间轴上左右摆动;时钟抖动的后果: 时钟抖动会引起时钟有效周期的减小和成像设备的相位噪声。,高速PCB
10、设计原理和技术,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,10,时钟抖动(Clock Jitter):高速PCB设计原理和技,高速PCB设计原理和技术,建立时间(Setup Time)建立时间是指在时钟跳变前数据必须保持稳定(无跳变)的时间。保持时间(Hold Time)保持时间是指在时钟跳变后数据必须保持稳定的时间。,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,11,高速PCB设计原理和技术建立时间(Setup Time)In,高速PCB设计原理和技术,建立时间裕量(Se
11、tup Margin) 建立时间裕量是所设计系统的建立时间与接收端芯片所要求的最小建立时间之间的差值。保持时间裕量(Hold Time Margin) 保持时间裕量是所设计系统的保持时间与接收端芯片所要求的最小保持时间之间的差值。设计原则: 1)建立时间裕量大于0。 2)保持时间裕量大于0。,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,12,高速PCB设计原理和技术建立时间裕量(Setup Margi,高速PCB设计原理和技术,地电平面反弹噪声(简称为地弹,Ground bounce) 地弹是指由较大的电流涌动引起的、在地平面上产生的
12、电压波动和变化。地弹产生原因: 当较大的瞬态电流在芯片与板的电源平面流过,芯片封装与电源平面的电感和电阻会引发电源噪声,这样会在真正的地平面(0V)上产生电压的波动和变化,这就是地电平面反弹噪声。地弹的后果: 地电平面反弹噪声会影响其它元器件的动作。影响地弹的因素: 负载电容的增大、负载电阻的减小、地电感的增大、同时开关器件数目的增加均会导致地弹的增大。地平面回流噪声: 是指由于地电平面(包括电源和地)分割,例如地层被分割为数字地、模拟地、屏蔽地等,当数字信号走到模拟地线区域时,在地平面产生的回流噪声。在多电压PCB设计中,地电平面的反弹噪声和回流噪声需要特别关心。,Philips and N
13、eusoft Medical Systems Co., Ltd., Ltd.,13,高速PCB设计原理和技术地电平面反弹噪声(简称为地弹,Gro,高速PCB设计原理和技术,介电常数(r) 介电常数是指绝缘物质的一种绝缘程度的数位指标,它是针对空气介质常数的比值。介电常数(r)数值标准: 当绝缘板材的介电常数愈小时,有信号传输的两相邻导线就愈容易达到绝缘的效果,换言之其信号的“能量”就愈不容易产生 “漏出”,故绝缘材料的“介质常数”愈小愈好。介电常数(r)数值与频率关系: 目前,各种板材的介质常数,在1MHz频率测试条件下,以铁氟龙(PTFE)的介质常数2.5为最好,而FR-4约为4.7。测试频
14、率愈大,板材的介电常数愈小。,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,14,高速PCB设计原理和技术介电常数(r)Philips an,故电磁波在空气中的传播速度等于光波速度,亦即11.76inch/nsec。电磁波在RF-4板材中的传输速度当电路板上的导线被视为“传输线”时,其信号传输速度将大受板材r的影响,如常见的FR-4板材,在30MHz频率下测试时,其介质常数r为4.1,故该信号传输速度减慢为:,传输速率 由电磁波理论中的Maxwells理论可知,正弦波信号在介质中传播速度(Vp)与光速成正比,与其介质常数(r)平方根成反
15、比。电磁波在空气中的传输速度,高速PCB设计原理和技术,常见介质的传输速率的对比数值,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,15,故电磁波在空气中的传播速度等于光波速度,亦即11.76inc,基本概念 信号完整性分析及解决方法 电源完整性分析及解决方法传输线理论及特征阻抗控制 反射理论及端接技术 PCB的叠层结构设计 电磁兼容设计 PCB设计仿真 高速电路设计经验分享,高速PCB设计原理和技术,交流内容:,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,16,基本概念 高速
16、PCB设计原理和技术交流内容:Philips,信号完整性分析信号完整性解决方法,高速PCB设计原理和技术,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,17,信号完整性分析高速PCB设计原理和技术Philips and,高速PCB设计原理和技术,SI问题主要表现:,SI问题产生根源:,信号完整性(Signal Integrity,SI),信号反射(Reflected Signals)过冲与下冲(Overshoot/Undershoot)振铃(Ringing)串扰(Crosstalk)延时和时序错误(Delay & Timing Erro
17、rs)同步切换噪声(SSN)以及地弹和电源反弹电磁辐射(EMI Radiation),数字信号开关速度不断提高,上升沿变快,造成的信号反射、过冲、振铃和串扰;信号的幅度不断降低,信号/噪声比越来越小;信号速度的提高;信号在传输线上的传输延迟;,SI就是确保瞬时跳变的数字信号通过较长的一段传输线后,在接收端仍能完整地被正确接收,并保证良好的电磁兼容性。SI主要涉及到延迟、反射、串扰、时序、端接策略、电流回路等问题。,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,18,高速PCB设计原理和技术SI问题主要表现:SI问题产生根源:,高速PCB
18、设计原理和技术,信号反射: 如果一根走线没有被正确终结(终端匹配),那么来自于驱动端的信号脉冲在接收端被反射,从而引发不预期效应,使信号轮廓失真。,过长的走线;未被匹配终结的传输线;过量电容或电感,以及阻抗失配;,反射信号产生的主要原因:,信号反射,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,19,高速PCB设计原理和技术信号反射:过长的走线;反射信号产生的,高速PCB设计原理和技术,过冲与下冲 虽然大多数元件接收端都有输入保护二极管保护,但有时这些过冲电平会远远超过元件电源电压范围,损坏元器件。过冲与下冲产生的原因: 过长的走线;
19、信号变化太快;,过冲与下冲,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,20,高速PCB设计原理和技术过冲与下冲过冲与下冲Philips,高速PCB设计原理和技术,振铃(Ringing) 信号的振荡发生在逻辑电平门限附近,多次跨越逻辑电平门限从而导致逻辑功能紊乱。,振铃产生原因: 信号如果在传输线上来回反射,就会产生振铃。,振铃(Ringing),Philips and Neusoft Medical Systems Co., Ltd., Ltd.,21,高速PCB设计原理和技术振铃(Ringing)振铃产生原因:,高速PCB设计原理
20、和技术,串扰表现: 串扰表现为在一根信号线上有信号通过时,在PCB板上与之相邻的信号线上就会感应出相关的信号。易产生串扰的信号: 异步信号 时钟信号串扰解决方法: 信号线距离地线越近,线间距越大,产生的串扰信号就越小。因此解决串扰的方法是移开发生串扰的信号或屏蔽被严重干扰的信号(包地)。,串扰,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,22,高速PCB设计原理和技术串扰表现:串扰Philips and,高速PCB设计原理和技术,延时和时序错误,PCB 板上的走线每单位英寸的延时为 0.167ns;如果过孔多,器件管脚多,网线上设置的
21、约束多,延时将增大;过大的延时会导致时序错误;,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,23,高速PCB设计原理和技术延时和时序错误PCB 板上的走线每单,同步切换噪声的后果: 同步切换噪声引起地平面的波动,造成芯片地和系统地的不一致,形成了地弹(Ground Bounce)。 同步切换噪声引起电源平面的波动,造成了片电源和系统电源的不一致,形成了电源反弹(Power Bounce)。影响同步切换噪声的因素: SSN的强度也取决于集成电路的I/O特性、PCB板电源层和地平面层的阻抗,以及高速器件在PCB板上的布局和布线方式。负载电
22、容的增大、负载电阻的减小、封装电感的增大和开关器件数目的增加,均会导致地弹和电源反弹的增大。,同步切换噪声(Simultaneous Switch Noise,SSN): SSN是指当PCB板上众多数字信号同步进行切换时(如CPU的数据总线、地址总线等)产生的瞬间变化电流( ),在有电感回路上引起交流压降而产生的噪声,亦称 噪声。,高速PCB设计原理和技术,同步切换噪声(SSN)、地弹和电源反弹,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,24,同步切换噪声的后果:同步切换噪声(Simultaneous,高速PCB设计原理和技术,EM
23、I所产生的问题包括过量的电磁辐射及对电磁辐射的敏感性两个方面电磁辐射的表现: 当数字系统加电运行时,会向周围环境辐射电磁波,从而干扰周围环境中电子设备的正常工作。电磁辐射产生的主要原因:电路频率太高;布局布线不合理,包括特性阻抗控制、线宽控制;,电磁辐射,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,25,高速PCB设计原理和技术EMI所产生的问题包括过量的电磁辐射,信号完整性分析信号完整性解决方法,高速PCB设计原理和技术,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,26,信
24、号完整性分析高速PCB设计原理和技术Philips and,高速PCB设计原理和技术,常见信号完整性问题及解决方法,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,27,高速PCB设计原理和技术常见信号完整性问题及解决方法问题描述,基本概念 信号完整性分析及解决方法 电源完整性分析及解决方法传输线理论及特征阻抗控制 反射理论及端接技术 PCB的叠层结构设计 电磁兼容设计 PCB设计仿真 高速电路设计经验分享,高速PCB设计原理和技术,交流内容:,Philips and Neusoft Medical Systems Co., Ltd.,
25、Ltd.,28,基本概念 高速PCB设计原理和技术交流内容:Philips,电源完整性分析电源完整性解决方法,高速PCB设计原理和技术,Philips and Neusoft Medical Systems Co., Ltd., Ltd.,29,电源完整性分析高速PCB设计原理和技术Philips and,电源完整性(Power Integrity,PI): PI是指系统运行过程中电源波动的情况。PI设计将取代信号SI设计成为高速PCB设计新的难点和重点造成电源波动的主要方面:在器件高速开关状态下,瞬态的交变电流 过大;电流回路上存在电感和电容,尤其是电感;,高速PCB设计原理和技术,电源完整
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 高速 PCB 设计 原理 技术 课件
链接地址:https://www.31ppt.com/p-1890542.html