数字电子技术基础第三章.docx
数字电子技术基础 第三章数字电子技术基础 第三章 一、单选题(每题1分) 1. 由与非门构成的基本RS触发器的输入端为R、S,则其约束条件为 。 A RS=0 B R+S=1 C RS=1 D R+S=0 2. 在组合逻辑电路的常用设计方法中,可以用 来表示逻辑函数。 A 真值表 B 状态表 C 状态图 D 特性方程 3. 在下列逻辑电路中,不是组合逻辑电路的有 。 A 译码器 B 编码器 C 全加器 D 寄存器 4. 用代码代表特定信号或者将代码赋予特定含义的过程称为 。 A 译码 B 编码 C 数据选择 D 奇偶校验 5. 一个8路数据选择器,其地址输入端有 。 A 1个 B 2个 C 3个 D 4个 6. 一个16路数据选择器,其地址输入端有 _ 个。 A 16个 B 2个 C 4个 D 8个 7. 在下列逻辑电路中,不是组合逻辑电路的有 。 A 译码器 B 编码器 C 全加器 D 寄存器 8. 在下列电路中,只有 属于组合逻辑电路。 A 触发器 B 计数器 C 数据选择器 D 寄存器 9. 在几个信号同时输入时,只对优先级别最高的进行编码叫 。 A 数据选择 B 优先编码 C 数据比较 D 译码 10. 一个4路数据选择器,其地址输入端有_个。 A 2个 B 3个 C 4个 D 5个 11. 一个32路数据选择器,其地址输入端有 。 A 2个 B 3个 C 4个 D 5个 12. 在二进制译码器中,若输入有4位代码,则输出有 信号。 A 2个 B 4个 C 8个 D 16个 13. 能完成两个1位二进制数相加并考虑到低位来的进位的电路称为 。 A 编码器 B 译码器 C 全加器 D 半加器 14. 在下列逻辑电路中,不是组合逻辑电路的有 。 A 译码器 B 编码器 C 全加器 D 寄存器 15. 在组合逻辑电路的常用设计方法中,可以用 来表示逻辑函数。 A 真值表 B 状态表 C 状态图 D 特性方程 16. 组合逻辑电路一般由_ _组合而成。 A 门电路 B 触发器 C 计数器 D 寄存器 二、判断题(每题1分) 1. 用代码代表特定信号或者将代码赋予特定含义的过程称为下列选项中的C。 A 译码B 编码C 数据选择D 奇偶校验 2. 一个班级有78位学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少7位二进制数才能满足要求。 3. 半导体数码管的每个显示线段都是由下列选项中的C构成的 A 灯丝B 发光二极管C 发光三极管D 熔丝 4. 在二进制译码器中,若输入有4位代码,则输出信号数应选用下列选项中的C。 A 2个B 4个C 8个D 16个 5. 欲实现一个三变量组合逻辑函数,应选用下列选项中的C。 A 编码器B 译码器C 数据选择器 D 6. 通过四位数值比较器HC85比较两数的大小时,在A3 =B3、A2=B2情况下,如果A1>B1,则输出F(A>B=1,F(A<B)=F(A=B)=0。( ) 7. 用74LS138的译码器构成的函数发生器电路如图所示,由图可知其输出所表示的函数式为L=CBA+CBA+CBA 。( ) 8. 能完成两个1位二进制数相加并考虑到低位来的进位的器件称为下列选项中的C。 A 编码器 B 译码器 C 全加器 D 半加器 9. 函数Y(A、B、C)的波形如图所示,它代表的逻辑函数为奇校验器的输出。( ) 10. 如需要判断两个二进制数的大小或相等,可以使用下列选项中的C。 A 译码器 B 编码器 C 数据选择器 D 数据比较器 三、填空题(每题1分) 1. 实现两个1位二进制数相加的器件叫做,实现两个同位二进制数的加数和来自低位的进位二进制数三者相加的器件叫做。 2. 在将两个多位二进制数相加时,除了最低位以外,每一位都应该考虑来自低位的进位, 这种运算称为( )。 3. 组合逻辑电路的逻辑功能特点是,任意时刻的( )状态仅取决于该时刻 ( )的状态, 而与信号作用前电路的状态( )。 4. 在数字信号的传输过程中,有时需要从一组输入数据中选出某一个来, 这时用到的逻辑电路叫做( )。 5. 如果不考虑有来自低位的进位将两个1位二进制数相加,称为( ),实现其运算的电路叫( )。 6. 组合逻辑电路在结构上不存在输出到输入的,因此状态不影响状态。 7. 逻辑电路分析是指给定一个逻辑电路,通过分析指出电路的( )。 8. 组合逻辑电路是指任何时刻电路的输出仅由当时的决定。 9. 将每组输入的二进制代码译成对应的输出高、低电平信号的逻辑电路叫( )。 四、计算分析题(每题1分) 1. 用与非门实现三变量的偶数判别电路。 2. 用与非门设计三变量的多数表决电路。 3. 设计一个代码转换电路,输入为4位二进制代码,输出为4位循环码,如下表所示。可以采用各种门电路来实现,要求写出设计过程。 输入 输出 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 1 0 0 1 1 0 0 1 0 0 1 0 0 0 1 1 0 0 1 0 1 0 1 1 1 0 1 1 0 0 1 0 1 0 1 1 1 0 1 0 0 1 0 0 0 1 1 0 0 1 0 0 1 1 1 0 1 1 0 1 0 1 1 1 1 1 0 1 1 1 1 1 0 1 1 0 0 1 0 1 0 1 1 0 1 1 0 1 1 1 1 1 0 1 0 0 1 1 1 1 1 1 0 0 0 4. 用与非门设计四变量的多数表决电路。当输入变量A、B、C、D有3个或3个以上为1时输出为1, 输入为其他状态时输出为0。 5. 某汽车驾驶员培训班进行结业考试,有三名评判员,其中A为主评判员,B和C为副评判员。在评判时按照少数服从多数原则通过,但主评判员认为合格也通过,试用与非门实现该逻辑电路。 6. 现有四台设备,每台设备用电均为10KW。若这四台设备用F1、F2两台发动机供电, 其中F1的功率为10KW,F2的功率为20KW,而四台设备的工作情况是:四台设备不可能同时工作, 但至少有一台设备工作,其中可能任意一台至三台同时工作。设计一个供电控制电路,以达到节电的目的。 7. 设计3变量排队电路的示意图如图如示,电路每次只能选取3变量A,B,C中的一个输出。A,B,C的选取排队顺序是:A最优先,B次之,C更次之,即当A,B,C同时为1时,电路选取A;若A=0,B=1,C=1,则选择B,其余类推。列出真值表,写出输出表达式,画出逻辑图。 A B C 排 队 电 路 YA YB YC 8. 设计一个能把三位二进制代码转换为循环码的组合逻辑电路,其表如下。要求写出设计步骤。 三位二进制代码 循环码 0 0 0 0 0 0 0 0 1 0 0 1 0 1 0 0 1 1 0 1 1 0 1 0 1 0 0 1 1 0 1 0 1 1 1 1 1 1 0 1 0 1 1 1 1 1 0 0 9. 用与非门实现四变量的奇数判别电路。