欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > PPT文档下载
     

    eda基于VerilogHDL语言的ISE设计流程课件.ppt

    • 资源ID:1284372       资源大小:3.04MB        全文页数:89页
    • 资源格式: PPT        下载积分:20金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要20金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    eda基于VerilogHDL语言的ISE设计流程课件.ppt

    基于Verilog HDL语言的ISE设计流程 -启动ISE13.2软件,方法1:在开始菜单下找到ISE的启动图标,方法2:在桌面上找到ISE图标,点击该图标启动ISE13.2软件,基于Verilog HDL语言的ISE设计流程 -启动I,基于Verilog HDL语言的ISE设计流程-新建工程,基于Verilog HDL语言的ISE设计流程-新建工程,基于Verilog HDL语言的ISE设计流程-新建工程,输入工程名字:counter,工程所在的目录,基于Verilog HDL语言的ISE设计流程-新建工程,基于Verilog HDL语言的ISE设计流程-新建工程,基于Verilog HDL语言的ISE设计流程-新建工程,基于Verilog HDL语言的ISE设计流程-创建一个新工程,基于Verilog HDL语言的ISE设计流程-创建一个,基于Verilog HDL语言的ISE设计流程-创建一个新工程,基于Verilog HDL语言的ISE设计流程-创建一个,基于Verilog HDL语言的ISE设计流程-创建一个新的设计文件,基于Verilog HDL语言的ISE设计流程选中器件名字,,基于Verilog HDL语言的ISE设计流程-创建一个新的设计文件,基于Verilog HDL语言的ISE设计流程-创建一个,基于Verilog HDL语言的ISE设计流程-创建一个新的设计文件,选择Verilog HDL Module,输入”top”作为Verilog HDL模块的名字,点击“Next”按钮,基于Verilog HDL语言的ISE设计流程-创建一个,基于Verilog HDL语言的ISE设计流程-创建一个新的设计文件,基于Verilog HDL语言的ISE设计流程-创建一个,基于Verilog HDL语言的ISE设计流程-创建一个新的设计文件,设计总结,基于Verilog HDL语言的ISE设计流程-创建一个,基于Verilog HDL语言的ISE设计流程-创建一个新的设计文件,添加代码到top.v文件中,基于Verilog HDL语言的ISE设计流程-创建一个,基于Verilog HDL语言的ISE设计流程-创建一个新的设计文件,此处添加端口声明语句,基于Verilog HDL语言的ISE设计流程-创建一个,基于Verilog HDL语言的ISE设计流程-创建一个新的设计文件,4位16进制计数器模块,下一步对该模块进行综合,产生计数器使能信号,基于Verilog HDL语言的ISE设计流程-创建一个,基于Verilog HDL语言的ISE设计流程-对该设计文件进行综合,行为级综合可以自动将系统直接从行为级描述综合为寄存器传输级描述。 行为级综合的输入为系统的行为级描述,输出为寄存器传输级描述的数据通路。 行为级综合工具可以让设计者从更加接近系统概念模型的角度来设计系统。同时,行为级综合工具能让设计者对于最终设计电路的面积、性能、功耗以及可测性进行很方便地优化。 行为级综合所需要完成的任务从广义上来说可以分为分配、调度以及绑定。,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计文件进行综合,在ISE的主界面的处理子窗口的synthesis的工具可以完成下面的任务:查看RTL原理图(View RTL schematic)查看技术原理图(View Technology Schematic)检查语法(Check Syntax)产生综合后仿真模型(Generate Post-Synthesis Simulation Model)。,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计文件进行综合,控制台界面中给出综合过程的信息,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计文件进行综合,综合工具在对设计的综合过程中,主要执行以下三个步骤:语法检查过程,检查设计文件语法是否有错误;编译过程,翻译和优化HDL代码,将其转换为综合工具可以识别的元件序列;映射过程,将这些可识别的元件序列转换为可识别的目标技术的基本元件;,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-查看综合后的结果,通过查看综合后的结果 ,你就会清楚地理解到底什么是综合?综合的本质特征。,基于Verilog HDL语言的ISE设计流程-查看综合,基于Verilog HDL语言的ISE设计流程-查看综合后的结果,基于Verilog HDL语言的ISE设计流程-查看综合,基于Verilog HDL语言的ISE设计流程-查看综合后的结果,鼠标双击该区域,打开底层设计。,基于Verilog HDL语言的ISE设计流程-查看综合,基于Verilog HDL语言的ISE设计流程-查看综合后的结果,基于Verilog HDL语言的ISE设计流程-查看综合,基于Verilog HDL语言的ISE设计流程-揭开LUT的秘密,0 0 00 0 10 1 00 1 1 1 0 0 1 0 11 1 01 1 1,终于明白了FPGA的LUT是怎么实现逻辑功能的,基于Verilog HDL语言的ISE设计流程-揭开LU,基于Verilog HDL语言的ISE设计流程-对该设计进行行为仿真,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计进行行为仿真,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计进行行为仿真,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计进行行为仿真,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计进行行为仿真,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计进行行为仿真,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计进行行为仿真,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计进行行为仿真,添加此段代码用于生成rst、clk测试信号,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计进行行为仿真,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计进行行为仿真,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-对该设计进行行为仿真,可以在控制台窗口,输入命令控制仿真的运行,关闭整个仿真窗口,继续下面的设计,基于Verilog HDL语言的ISE设计流程-对该设计,基于Verilog HDL语言的ISE设计流程-添加实现约束文件,基于Verilog HDL语言的ISE设计流程-添加实现,基于Verilog HDL语言的ISE设计流程-添加实现约束文件,基于Verilog HDL语言的ISE设计流程-添加实现,基于Verilog HDL语言的ISE设计流程-添加实现约束文件,基于Verilog HDL语言的ISE设计流程-添加实现,基于Verilog HDL语言的ISE设计流程-添加实现约束文件,基于Verilog HDL语言的ISE设计流程-添加实现,基于Verilog HDL语言的ISE设计流程-添加实现约束文件,基于Verilog HDL语言的ISE设计流程-添加实现,基于Verilog HDL语言的ISE设计流程-添加实现约束文件,基于Verilog HDL语言的ISE设计流程-添加实现,基于Verilog HDL语言的ISE设计流程-添加实现约束文件,保存引脚约束,并退出该界面,基于Verilog HDL语言的ISE设计流程-添加实现,基于Verilog HDL语言的ISE设计流程-实现设计,基于Verilog HDL语言的ISE设计流程-实现设计,基于Verilog HDL语言的ISE设计流程-实现设计,基于Verilog HDL语言的ISE设计流程-实现设计,基于Verilog HDL语言的ISE设计流程-查看布局布线后结果,基于Verilog HDL语言的ISE设计流程-查看布局,基于Verilog HDL语言的ISE设计流程-查看布局布线后结果,基于Verilog HDL语言的ISE设计流程-查看布局,基于Verilog HDL语言的ISE设计流程-查看布局布线后结果,连线,双击,展开Slice,基于Verilog HDL语言的ISE设计流程-查看布局,基于Verilog HDL语言的ISE设计流程-查看布局布线后结果,关闭FPGA Editor界面,基于Verilog HDL语言的ISE设计流程-查看布局,基于Verilog HDL语言的ISE设计流程-下载设计到FPGA芯片,准备工作:将HEP的USB-JTAG电缆分别和计算机USB接口及EXCD-1目标板上的JTAG7针插口连接;计算机自动安装JTAG驱动程序;给EXCD-1目标板上电;,基于Verilog HDL语言的ISE设计流程-下载设计,基于Verilog HDL语言的ISE设计流程-下载设计到FPGA芯片,基于Verilog HDL语言的ISE设计流程-下载设计,基于Verilog HDL语言的ISE设计流程-下载设计到FPGA芯片,鼠标右击该区域,基于Verilog HDL语言的ISE设计流程-下载设计,基于Verilog HDL语言的ISE设计流程-下载设计到FPGA芯片,基于Verilog HDL语言的ISE设计流程-下载设计,基于Verilog HDL语言的ISE设计流程-下载设计到FPGA芯片,基于Verilog HDL语言的ISE设计流程-下载设计,基于Verilog HDL语言的ISE设计流程-下载设计到FPGA芯片,基于Verilog HDL语言的ISE设计流程-下载设计,基于Verilog HDL语言的ISE设计流程-下载设计到FPGA芯片,基于Verilog HDL语言的ISE设计流程-下载设计,基于Verilog HDL语言的ISE设计流程-下载设计到FPGA芯片,基于Verilog HDL语言的ISE设计流程-下载设计,基于Verilog HDL语言的ISE设计流程-下载设计到FPGA芯片,基于Verilog HDL语言的ISE设计流程-下载设计,基于Verilog HDL语言的ISE设计流程-下载设计到FPGA芯片,基于Verilog HDL语言的ISE设计流程-下载设计,基于Verilog HDL语言的ISE设计流程-下载设计到FPGA芯片,基于Verilog HDL语言的ISE设计流程-下载设计,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,关闭该界面,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,下面将生成的PROM文件烧到PROM芯片中。,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于Verilog HDL语言的ISE设计流程-生成PR,基于Verilog HDL语言的ISE设计流程-生成PROM文件并下载到PROM,关闭电源重新上电,程序从PROM自动引导到FPGA芯片中。,关闭配置界面,不保存任何信息。(一定不要保存任何信息),基于Verilog HDL语言的ISE设计流程-生成PR,ChipScope Pro的组成,IBA Core(Integrated Bus Analyzer Core):用于观察总线上的信号。根据所跟踪的不同总线结构,该内核可分为IBA/OPB Core和IBA/PLB Core模块。这两个模块通常用于对Xilinx Virtex-II Pro器件中的PowerPC 405嵌入式系统内核及MicroBlaze 32位嵌入式处理器的总线进行跟踪和测试。,ChipScope Pro的组成IBA Core(Integ,片内逻辑分析仪使用流程,片内逻辑分析仪使用流程,片内逻辑分析仪中的几个概念,触发器:引发数据记录的条件(逻辑表达式)触发器序列:一组存在先后顺序的条件,只有依次满足这些条件后,才会引发数据记录触发器端口:触发器中的变量匹配单元:触发器中的逻辑比较单元触发计数器:对同一触发条件进行计数的计数器数据宽度:每次采样的信号个数数据深度:总的可以采样的次数,即数据宽度与窗口个数的乘积触发位置:触发点在所记录的数据中的位置(用于观察触发点前的数据),片内逻辑分析仪中的几个概念触发器:引发数据记录的条件(逻辑表,逻辑分析核的插入,两种方式:在源代码中插入:比较繁琐,本课程不作介绍在网表文件中插入:相对简单利用Core Inserter选择网表文件以及器件类型,逻辑分析核的插入两种方式:,ICON参数设置,注意:除非全局时钟资源非常紧张的情况下,才选择禁止插入BUFG,因为采用普通布线资源,会在JTAG时钟线上产生较大的布线延时偏移,破坏待分析信号之间的时序关系。,ICON参数设置注意:除非全局时钟资源非常紧张的情况下,才选,触发器参数的定制,触发器参数的定制,捕捉参数设置,捕捉参数设置,网络连接,逻辑分析核插入完毕后,应该重新实现该设计,并生成Bitstream文件,网络连接,ChipScope Pro Analyzer的使用,连接好JTAG电缆,配置好FPGA打开ChipScope Pro Analyzer点击 按钮,检测器件从File-import中导入逻辑分析核的参数设置总线或者信号组合设置匹配单元、触发条件以及捕捉参数点击开始按钮,开始捕捉数据当数据缓冲区满后,数据会自动在主窗口中现实也可以按停止按钮,提前中止数据捕捉采集到的数据可以在File - Export中导出保存,以供事后分析,ChipScope Pro Analyzer的使用连接好JT,总线的设置方法,总线的设置方法,匹配单元,片内逻辑分析仪中可以定义若干匹配单元每个匹配函数包括三个或四个部分:触发端口逻辑运算值(包括数制和表示)计数器(可选的),用于统计条件满足的周期数,匹配单元片内逻辑分析仪中可以定义若干匹配单元,触发条件,触发条件是匹配单元的逻辑组合同一时刻只能选择一个触发条件,触发条件触发条件是匹配单元的逻辑组合,捕捉设置,捕捉方式有两种窗口方式:可以控制触发位置N采样方式:不可以控制触发位置一般采用窗口方式,捕捉设置捕捉方式有两种,波形的观察,波形的观察,实验与设计,采用环回方式和计算机通信2种方式设计并验证通用异步收发器UART,1, 环回方式 通过FPGA在线调试工具Chipscope来观察发送和接收的数据,2, 计算机通信方式 开发板串口与电脑相连,实现数据的发送和接收,实验与设计 采用环回方式和计算机通信2种方式设计并验证通用异,

    注意事项

    本文(eda基于VerilogHDL语言的ISE设计流程课件.ppt)为本站会员(小飞机)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开